Come da topic....
http://www.anandtech.com/cpuchipsets...oc.aspx?i=2350
Come da topic....
http://www.anandtech.com/cpuchipsets...oc.aspx?i=2350
ottima segnalazione....
vedremo![]()
Non sono sicuro di aver capito: il divario è quasi zero? Come mai? Forse che l'encoder non è ottimizzato per le istruzione SIMD prima esclusive del Prescott?
EDIT: Anand parla di compilatore ottimizzato per Prescott, ma mi pare una spiegazione bizzarra: uno standard è uno standard, non stiamo parlando di architetture diverse...![]()
In effetti non convince molto neanche me...credo sia più verosimile pensare che il programma di encoding sia poco ottimizzato o, comunque, faccia scarso uso di istruzioni SSE3 (anche perchè, per quanto ne so io, non ce ne sono molti in giro). Magari l'analista si sta riferendo al fatto che i compilatori compilano il codice tenendo conto di alcune specifiche di un certo processore (tipo instruction window etc) ma, francamente, l'attuale configurazione dei processori di fascia medio-alta dei due contendenti principali mi sembra così vicina da rendere questa tesi quantomeno discutibile.Originariamente inviato da Murakami
Bravo bravo: dammi sempre ragione e farai molta strada in questo forum...![]()
ricordati il bonifico quando abbiamo finitoOriginariamente inviato da Murakami![]()
Ci sono attualmente 1 utenti che stanno visualizzando questa discussione. (0 utenti e 1 ospiti)